從單個陜西電源模塊IC設計來看,低功耗設計是更多陜西電源模塊廠商追求的產品設計。至于電源模塊低功耗方面,已經提出了更多高質量的方案。然后,這里有一個來自小編的簡介:
在高性能設計中,超過臨界溫度導致的功耗過大會削弱可靠性。片上壓降,因為片上邏輯不再在理想電壓條件下運行,功耗甚至會影響時序。為了處理功耗問題,設計人員必須貫穿整個芯片設計過程,建立一套功耗敏感的方法來處理功耗問題。你不應該等到磁帶出來才開始擔心功耗。如果是這樣的話,你可能會發現你在降低功耗方面做的太少太晚了。
忽略任何耗電的因素。例如,當您試圖降低開關功耗時,泄漏功耗可能是更重要的部分。峰值功耗過高可能會導致片內外出現大噪聲毛刺。
據信,降低電源電壓或使用小幾何工藝將解決功耗問題。較低的電源電壓降低了噪聲容限,減慢了電路運行速度,這使得難以實現時序收斂,甚至難以滿足功能規范。在90 nm及以下的工藝中,漏電流會更大。
期待“按鈕式”低功耗解決方案或方法。必須在設計過程的所有階段實施功耗管理。——有時候需要設計決策,有時候更自動化。
認為功耗敏感設計和自動降耗是互斥的。如果將這兩種技術結合在一個完整的電源管理設計方法中,這兩種技術將有效地幫助您克服功耗問題。
互連開始主導開關功耗,就像之前的工藝節點主導時序一樣。如今,設計人員有能力通過布線優化來降低功耗。
在物理設計階段,設計師也可以找到更多自動降耗的機會。物理設計過程中的自動功耗降低將是對早期設計過程和邏輯綜合過程中功耗降低的補充。當工程師解決功耗問題時,他們可以將以下標準作為任何設計方法的有機組成部分。
應當理解,功耗是一個與性能(時序)、功能和您的設計成本一樣重要的設計參數。在進行設計決策和權衡時,要考慮功耗。在此過程中,早期明智的設計決策可以節省大量電能。然而,在設計過程的初始階段,很難自動降低功耗。
采用設計技術來降低功耗,例如電壓/功率島劃分、模塊級時鐘門控、掉電模式、高效存儲器配置和并行性。可以降低功耗的技術包括動態電壓和頻率調整、存儲器子系統分區、電壓/功率島分區和軟件驅動的睡眠模式。估計RTL水平和準RTL水平的功耗。設計師的任務是了解影響整體功耗的設計因素和規格。然而,功耗估算工具可以為設計人員提供做出適當妥協所需的信息,這對設計人員非常有幫助。
研究所有自動降低功耗的機會,在降低功耗的同時,不能影響時序,也不能增加面積。例如,在邏輯綜合階段,可以有效地使用寄存器時鐘門控,但它可能會導致物理設計過程中的時序和信號完整性問題。另一種方法是在物理設計階段實現時鐘門控,其中已經可以獲得精確的定時和信號完整性信息。
在物理設計階段,通過優化互連降低大功率節點的電容,從而節省功耗。一旦互連電容降低,驅動這些低電容負載的邏輯門的尺寸可以更小,或者可以優化以產生更低的功耗。使用多閾值電壓單元替換來降低泄漏功耗也可以在物理層面上有效實現。
以上是對邊肖的介紹。關注陜西電源模塊廠家,了解更多電源模塊!
陜西雷能電子科技有限公司主要從事DC/DC系列電源、開關電源系列、線性電源系列、逆變電源系列、變頻電源系列的研發、生產加工,并能根據客戶需求及時快捷為客戶訂制各類特殊電源。